Código | 25/MI/115 |
---|---|
Edición | 1 |
Rama de conocimiento | INGENIERÍA Y ARQUITECTURA |
Fechas | Desde el 09/06/2025 hasta el 05/09/2025 |
Lugar | Centro de Investigación en Tecnologías de la Información y las Comunicaciones (CITIC-UGR) |
Plazas | 20 |
Horario |
Mañanas y tardes de lunes a viernes de 9h-13h y 16h-19h.
Horario (pdf) |
Horas totales | 125 |
Créditos | 5 |
Matrícula
Solicitud de matrícula |
Matrícula abierta
Automatrícula online Información sobre el proceso de matrícula Si no dispone de cuenta de Oficina Virtual deberá acceder como "Invitado" |
---|---|
Fecha de matrícula | Desde el 07/05/2025 hasta el 02/06/2025 |
Requisitos | Graduados/as o alumnos/as de último año de titulaciones de ciencias o ingeniería y arquitectura. |
Observaciones | Información y matriculación: Servicio de Títulos Propios de la Escuela Internacional de Posgrado. Contacto: 958240744 eppropios@ugr.es. |
Presentación y objetivos
La microcredencial Nanoelectronic Technologies: CMOS and New Materials tiene como objetivo profundizar en aspectos claves de la tecnología de semiconductores con una visión global y actual. Se parte desde la revisión de la fabricación de semiconductores a través del estándar CMOS llegando hasta el análisis de los materiales novedosos con los que pueden desarrollarse los futuros nodos tecnológicos, como ese el caso de materiales 2D (grafeno, TMDs). Contenidos clave de esta microcredencial son: - Aspectos clave del escalado de chips. - Procesos de fabricación y síntesis avanzados de dispositivo nanoelectrónicos y circuitos integrados. - Componentes claves para avanzar en tecnología MOS: aislantes, calidad de interfases, defectos y fiabilidad. - Métodos de síntesis, fabricación, procesado y fotolitografía. - Deposición capas delgadas. - Materiales y arquitecturas alternativas para la electrónica del futuro. Los contenidos teóricos estarán divididos en: - Introducción: El escalado del transistor y la tecnología CMOS - Dispositivos micro y nano-electrónicos. - Diseño de dispositivos para circuitos integrados y sistemas digitales. - Tecnologías emergentes en dispositivos: - Deposición y síntesis de capas delgadas para micro y optoelectrónica. - Fotolitografía de materiales para electrónica. Los contenidos prácticos/experimentales se dividirán en sesiones en sala blanca y laboratorios de fabricación y caracterización según: Esta microcredencial forma parte del máster Innovative Microelectronic Circuit Design through CMOS Integration with Cutting-Edge Materials que surge a raíz de la Cátedra +QCHIP dentro del Plan PERTE CHIP. El máster está diseñado para proporcionar conocimientos avanzados y habilidades prácticas en la evaluación, análisis, diseño y simulación de dispositivos a nanoescala, preparando a los futuros profesionales para liderar en la innovación tecnológica y científica.
Contenido académico
- El escalado del transistor y la tecnología CMOS.
- Dispositivos micro y nanoelectrónicos.
- Diseño de dispositivos para circuitos integrados y sistemas digitales.
- Tecnologías emergentes en dispositivos.
- Deposición y síntesis de capas delgadas para micro y optoelectrónica.
Profesorado
Precios públicos
Precio del curso: 0
Dirección y coordinación
- Carlos Márquez González (Director y Coordinador)
Organización
Proponen |
Cátedra PERTE +QCHIP |
---|
Más información
Dirección | Avda. Fuente Nueva s/n |
---|---|
Teléfono | 600415972 |
nanoelectronics@ugr.es | |
Web | https://qchip.ugr.es/ |